DIGITAL AUDIO 解碼器實現方式討論
發表於 : 週三 12月 28, 2005 2:22 pm
小弟想DIY一套解碼器,下麵幾種方式選擇比較躊躇:
1.DIR+SRC(LOCAL OSC)+DIGITAL FILTER+DAC
2.DIR+DIGITAL FILTER+DAC
3.DIR+FIFO+BLACKFIN BF561(600MHZ DUAL CORE)+DAC
3號方式會在半年后去做,手中已有BF561 DEMO PCB
關于1號,很對人對SRC的音質有微辭,暫時放棄。
關于2號,是IC厰傢推薦方式,但由于在不同SAMPLE RATE下,對
bit clock 要求不一樣,所以無法使用LOCAL OSC,怎么相對減小JITTER呢。
本人用的是CS8414+DF1704+PCM1704.
可不i以這樣:在CS8414的MCK后加一個 PLL&BUFFER的IC,
如ICS的ICS91305,給后麵的DF1704和PCM1704。
ICS91305有四OUTPUT ,且是Zero input - output delay,
平均JITTER 14PS(TYP)。
CS8414+DF1704用MICROCHIP 的16F630控製,PCB用四層,有
完整電源和地的映象,做impedance control ,大概55歐。
電源用fast transient response的LDO,備選的有NS的LMS1585
LP3965。
各位DX給小弟一點意見,謝謝!
1.DIR+SRC(LOCAL OSC)+DIGITAL FILTER+DAC
2.DIR+DIGITAL FILTER+DAC
3.DIR+FIFO+BLACKFIN BF561(600MHZ DUAL CORE)+DAC
3號方式會在半年后去做,手中已有BF561 DEMO PCB
關于1號,很對人對SRC的音質有微辭,暫時放棄。
關于2號,是IC厰傢推薦方式,但由于在不同SAMPLE RATE下,對
bit clock 要求不一樣,所以無法使用LOCAL OSC,怎么相對減小JITTER呢。
本人用的是CS8414+DF1704+PCM1704.
可不i以這樣:在CS8414的MCK后加一個 PLL&BUFFER的IC,
如ICS的ICS91305,給后麵的DF1704和PCM1704。
ICS91305有四OUTPUT ,且是Zero input - output delay,
平均JITTER 14PS(TYP)。
CS8414+DF1704用MICROCHIP 的16F630控製,PCB用四層,有
完整電源和地的映象,做impedance control ,大概55歐。
電源用fast transient response的LDO,備選的有NS的LMS1585
LP3965。
各位DX給小弟一點意見,謝謝!