DAC Reclock 線路實作.......

DIY 電子電路技術相關討論專區。

版主: Jeff, Korping_Chang

DAC Reclock 線路實作.......

文章Erwin Tseng 發表於 週三 11月 12, 2003 8:16 pm

小弟參考前輩智慧結晶設計了一個以高精度 TCXO 及除頻電路構
成的 Reclock 線路並公佈在何博士的討論區中
http://hotechaudio.idv.as/forum/topic.asp?TOPIC_ID=335
由於小弟非本科系, 所以文字敘述或電路設計有任何誤謬缺陷之
處, 還請各方高人多多批評指教.......
Erwin Tseng
SR40
SR40
 
文章: 0
註冊時間: 週五 1月 24, 2003 2:51 pm
來自: 淡水小鎮

Re: DAC Reclock 線路實作.......

文章Dream_Reader 發表於 週三 11月 12, 2003 9:36 pm

Erwin Tseng 寫:小弟參考前輩智慧結晶設計了一個以高精度 TCXO 及除頻電路構
成的 Reclock 線路並公佈在何博士的討論區中
http://hotechaudio.idv.as/forum/topic.asp?TOPIC_ID=335
由於小弟非本科系, 所以文字敘述或電路設計有任何誤謬缺陷之
處, 還請各方高人多多批評指教.......


你的電路沒有錯, 這個concept來自於對data sheet的了解與應用, 沒有專利的問題, 所以你可以去洗些版子來造福人群.

這個電路的唯一的缺點是會drop or insert data, 所以建議連同source裝置裡的clock也改成TCXO, 但是聲音的傾向是不變的, 恭喜你現在可以享受到好聽的CD聲了.
Dream_Reader
SR125
SR125
 
文章: 330
註冊時間: 週三 4月 11, 2001 4:25 am
來自: 中華民國,,

文章Erwin Tseng 發表於 週三 11月 12, 2003 10:08 pm

感謝前輩的建議, 小弟會找時間試試........
Erwin Tseng
SR40
SR40
 
文章: 0
註冊時間: 週五 1月 24, 2003 2:51 pm
來自: 淡水小鎮

文章mtlin12 發表於 週三 11月 12, 2003 10:28 pm

若再加強電源穩壓的乾淨度,可以更Low Jitter。 :D
http://homepage19.seed.net.tw/web@3/asaas/default.htm

@世界首創 優質昇壓器結合0dB後級 即將由茂凱推出
mtlin12
SR40
SR40
 
文章: 0
註冊時間: 週二 5月 13, 2003 10:05 am
來自: 台北市

文章Erwin Tseng 發表於 週四 11月 13, 2003 1:05 pm

報告 Dream_Reader 前輩, 小弟去 diyAudio Forums 取經後終於了
解為何您說小弟提出的電路會 drop or insert data 的原因, 這與
CS8414 運作模式有關.
當 CS8414 處於 master mode (pin 23=low) 時, CS8414 內部的
Clock&Data Recovery 線路會根據 incoming data stream 產生對應
的 SCK, FSYNC 作為內部匯流排及 audio serial port 時脈源; 但 CS8414
改為 slave mode (pin 23=high) 時, serial port 輸出 SDATA 時所需
的基準時脈 SCK, FSYNC 改由外部時脈源提供, 然而晶片內部匯流排仍
以內部產生的 SCK, FSYNC 為基準時脈, 此時內部匯流排與 audio serial
port 的 SCK, FSYNC 不同步.
現把焦點轉到 CS8414 的 audio serial port 上, audio serial port
的資料移位時脈 (SCK) 可由內部產生 (master mode) 或外部提供
(slave mode), 當 CS8414 為 master mode 時, 內部時脈與輸出時脈
同步, 因此在 serial port 輸出 SDATA 時自然不會有問題出現; 反之當
外部 SCK 與以 incoming data stream 為準的內部匯流排時脈不
同步時若外部與內部時脈差在一定範圍內還好, 若時脈差太大問題
就來了, 當內部時脈比外部快時, 就會發生前一筆資料還在輸出暫
存器沒送出, 下一筆資料就送入暫存器把舊資料蓋掉; 相反地, 若內部
時脈較慢時, 舊資料已送出而新資料尚未到, serial port 就會把暫存器
中的舊資料再送一次, 如此就會發生 drop or insert data 的情形........
就因為 CS8414 的內部時脈由 incoming data stream 決定, 所以前
輩才會建議把 source 端的時脈換成高精度 TCXO, 如此就能改善內外
時脈不同步的情況.........
小弟報告完畢, 有錯請前輩指正..... :haha:
Erwin Tseng
SR40
SR40
 
文章: 0
註冊時間: 週五 1月 24, 2003 2:51 pm
來自: 淡水小鎮

文章Dream_Reader 發表於 週六 11月 15, 2003 11:28 am

真了不起, 一點就通.

可惜你住屏東, 要不就收你為徒教你實做技巧啦! :twisted:
Dream_Reader
SR125
SR125
 
文章: 330
註冊時間: 週三 4月 11, 2001 4:25 am
來自: 中華民國,,

文章David Lin 發表於 週六 11月 15, 2003 1:34 pm

:clap:

還不快拜師 :ho:
頭像
David Lin
山寨寨主
山寨寨主
 
文章: 1461
註冊時間: 週日 4月 08, 2001 5:22 pm
來自: 調景嶺

文章Erwin Tseng 發表於 週六 11月 15, 2003 3:47 pm

[quote="Dream_Reader"]真了不起, 一點就通.

可惜你住屏東, 要不就收你為徒教你實做技巧啦! :twisted:[/quote]

前輩太抬舉小弟了....... :haha:

以小弟現在的功力, 真讓前輩收我為徒, 可能會有把武功秘笈當
有字天書的笑話發生....... :b14:
Erwin Tseng
SR40
SR40
 
文章: 0
註冊時間: 週五 1月 24, 2003 2:51 pm
來自: 淡水小鎮

文章nomo 發表於 週日 11月 16, 2003 11:22 pm

可以開班授課嗎?
頭像
nomo
SR125
SR125
 
文章: 407
註冊時間: 週一 4月 09, 2001 11:41 pm
來自: 中華民國,台北縣,

文章Dream_Reader 發表於 週三 11月 19, 2003 8:59 pm

nomo 寫:可以開班授課嗎?


當然可以啦! :ho:
Dream_Reader
SR125
SR125
 
文章: 330
註冊時間: 週三 4月 11, 2001 4:25 am
來自: 中華民國,,

文章Erwin Tseng 發表於 週四 11月 20, 2003 10:18 am

有開函授班嗎?
Erwin Tseng
SR40
SR40
 
文章: 0
註冊時間: 週五 1月 24, 2003 2:51 pm
來自: 淡水小鎮


回到 音響 DIY 電路技術討論

誰在線上

正在瀏覽這個版面的使用者:沒有註冊會員 和 181 位訪客